Modularized intra-system architectures for printer and multifunction
peripheral (MFP) devices are based on disintegrating traditionally highly
integrated systems into separate system components which incorporate
immerging packet-switched interconnect technologies, such as the open
standard RapidIO.TM.. An MFP device has an internal modular architecture
which includes each of the main systems integrated onto separate ASIC
chips. The systems are interconnected through a switch fabric which routes
packet-based data between the systems based on destination addresses
embedded in the packets. The packet-based data is routed between the
switch fabric and each of the systems through switch IO buses which
provide a dedicated, point-to-point connection between the switch fabric
and each system. The modular MFP/printer architectures using
packet-switched interconnect technology have lower transaction latency,
higher bandwidth, and fewer pins per system than is possible using
traditional shared multi-drop bus architectures, and achieve data transfer
rates in the gigabyte per second range.
As arquiteturas do intra-sistema de Modularized para a impressora e os dispositivos (MFP) periféricos multifunction são baseadas em disintegrating tradicional sistemas altamente integrados nos componentes separados do sistema que incorporam tecnologias packet-switched immerging do interconnect, tais como o padrão aberto RapidIO.TM.. Um dispositivo de MFP tem uma arquitetura modular interna que inclua cada um dos sistemas principais integrados em microplaquetas separadas de ASIC. Os sistemas são interconectados através de uma tela do interruptor que distribua dados pacote-baseados entre os sistemas baseados nos endereços de destino encaixados nos pacotes. Os dados pacote-baseados são distribuídos entre a tela do interruptor e cada uma dos sistemas através das barras-ônibus do IO do interruptor que fornecem um dedicado, do ponto à conexão do ponto entre a tela do interruptor e cada sistema. As arquiteturas modulares de MFP/printer que usam a tecnologia packet-switched do interconnect têm uma latência mais baixa da transação, uma largura de faixa mais elevada, e uns poucos pinos por o sistema do que é possível usando arquiteturas compartilhadas tradicionais da barra-ônibus da multi-gota, e conseguem taxas de transferência dos dados no gigabyte por a segunda escala.