Methods and apparatus for generating high-frequency clocks deterministically from a low-frequency system reference clock

   
   

A method and apparatus for maintaining clock phase alignment among system modules of a fault-tolerant computing system. In one embodiment, a low-frequency system reference clock signal is distributed to all system modules where it is multiplied to generate higher-frequency local clock signals. All local clock signals are then synchronized to the rising edge of the reference clock signal and the first rising edge in relation to a timing event is also identified.

Eine Methode und ein Apparat für beibehaltenen Taktgeber teilen Ausrichtung unter System Modulen eines fehlertoleranten Computing-Systems ein. In einer Verkörperung wird ein Niederfrequenzsystem Bezugtaktgebersignal auf alle System Module verteilt, in denen es multipliziert wird, um Hochfrequenz Systemtaktsignale zu erzeugen. Alle Systemtaktsignale werden dann zur steigenden Flanke des Bezugtaktgebersignals synchronisiert und die erste steigende Flanke in Beziehung zu einem TIMING-Fall wird auch gekennzeichnet.

 
Web www.patentalert.com

< System and method for distributing load among redundant independent stateful world wide web server sites

< Architecture for high speed class of service enabled linecard

> Device with quality controllable SAR function by upper layer instruction, LSI unit and quality control method by upper layer instruction

> Velocity-dependent dewarping of images

~ 00143