A contention priority control circuit which receives data of two priority
classes from a plurality of input ports, and arbitrates contention between
output requests for outputting these data to a bus on the basis of the
priority classes and priorities determined for the respective input ports
includes a plurality of arbiters which are arranged at a plurality of
input ports for receiving data of the two priority classes, and receive
data output requests for each of the two priority classes, a forward
high-priority ring for connecting the plurality of arbiters in a forward
direction, a forward low-priority ring for connecting the plurality of
arbiters in the forward direction, and a backward high-priority ring for
connecting the plurality of arbiters in a backward direction opposite to
the forward direction.
Un circuit de commande prioritaire de controverse qui reçoit des données de deux classes prioritaires d'une pluralité d'entrée met en communication, et arbitre la controverse entre les demandes de rendement de produire ces données à un autobus sur la base des classes prioritaires et les priorités déterminées pour les ports respectifs d'entrée inclut une pluralité d'arbitres qui sont arrangés à une pluralité de ports d'entrée pour recevoir des données des deux classes prioritaires, et reçoit des demandes de rendement de données de chacun des deux classes prioritaires, d'un anneau prioritaire vers l'avant pour relier la pluralité d'arbitres dans une direction vers l'avant, d'un anneau vers l'avant de bas-priorité pour relier la pluralité d'arbitres dans la direction vers l'avant, et d'un anneau prioritaire en arrière pour se relier la pluralité d'arbitres dans une direction en arrière vis-à-vis la direction vers l'avant.