A frequency comparator circuit is configured to compare whether the
frequency of two input signals are within a tolerance of each other. The
frequency comparator circuit includes two counter circuits, an AND gate,
and a frequency detector circuit that is configured to provide two reset
signals. The two counter circuits are arranged to be clocked by a
respective one of the two input signals, and further arranged to be reset
by a respective one of the two reset signals. Further, the AND gate is
arranged to perform an AND function on the overflow outputs of the first
and second counter circuits to provide an status signal. If the status
signal is high, the difference in frequency between the two input signals
is less than the tolerance. If the status signal is low, the difference in
frequency between the two input signals exceeds the tolerance.
Un circuit de comparateur de fréquence est configuré pour comparer si la fréquence de deux signaux d'entrée sont en dessous d'une tolérance de l'un l'autre. Le circuit de comparateur de fréquence inclut deux contre- circuits, ET porte, et un circuit de détecteur de fréquence qui est configuré pour fournir deux signaux "Reset". Les deux contre- circuits sont arrangés pour être synchronisés par respectifs des deux signaux d'entrée, et encore disposé pour être remis à zéro par respectifs des deux signaux "Reset". De plus, ET la porte est arrangée pour exécuter ET la fonction sur les sorties de débordement des premiers et deuxièmes contre- circuits pour fournir un signal de statut. Si le signal de statut est haut, la différence dans la fréquence entre les deux signaux d'entrée est moins que la tolérance. Si le signal de statut est bas, la différence dans la fréquence entre les deux signaux d'entrée excède la tolérance.