One-chip microcomputer with analog-to-digital converter

   
   

An input circuit of a one-chip microcomputer is connected to an external switching circuit. When an analog input signal of a significant level generated in the external switching circuit is received at an analog input terminal of the input circuit, an A/D conversion start request signal is generated in an A/D conversion start request generating circuit and is sent to an A/D converter. The operation of the A/D converter is started in response to the A/D conversion start request signal, the analog input signal received at the analog input terminal is converted into digital data, and an A/D conversion finish signal is sent from the A/D converter to a CPU of the one-chip microcomputer. The operation of the CPU is started in response to the A/D conversion finish signal, and the digital data is readout to the CPU. Therefore, the A/D converter, the CPU or a clock is not operated to wait for an analog input signal generated in the external switching circuit, but the A/D converter is operated for the A/D conversion, and the CPU is operated to read out the digital data. Accordingly, an electric power consumed in the A/D converter, the CPU and the clock can be reduced.

Um circuito de entrada de um microcomputer da um-microplaqueta é conectado a um circuito externo do switching. Quando um sinal de entrada análoga de um nível significativo gerado no circuito externo do switching é recebido em um terminal da entrada análoga do circuito de entrada, um sinal de pedido A/D do começo da conversão está gerado em um pedido A/D do começo da conversão que gera o circuito e emitido a um conversor A/D. A operação do conversor A/D é começada em resposta ao sinal de pedido A/D do começo da conversão, o sinal de entrada análoga recebido no terminal da entrada análoga é convertido em dados digitais, e um sinal A/D do revestimento da conversão é emitido do conversor A/D a um processador central do microcomputer da um-microplaqueta. A operação do processador central é começada em resposta ao sinal A/D do revestimento da conversão, e os dados digitais são readout ao processador central. Conseqüentemente, o conversor A/D, o processador central ou um pulso de disparo não são operados para esperar um sinal de entrada análoga gerado no circuito externo do switching, mas o conversor A/D é operado para a conversão A/D, e o processador central é operado para ler para fora os dados digitais. Conformemente, um poder elétrico consumido no conversor A/D, no processador central e no pulso de disparo pode ser reduzido.

 
Web www.patentalert.com

< Current-powered converted with energy recovery clamping circuit

< PWM half-bridge converter with dual-equally adjustable control signal dead-time

> PFC-PWM controller having interleaved switching

> Switching DC-to-DC converter with multiple output voltages

~ 00154