System and method for selecting between a high and low speed clock in response to a decoded power instruction

   
   

A processor clock generation circuit and related method for a low power consumption modem chip design includes a first clock generator for generating a first clock signal in response to enable and disable signals; a second clock generator for generating a second clock signal that is lower in frequency than the first clock signal; a decoder for decoding an externally inputted instruction to check whether the inputted instruction is a power-down instruction or a power-up instruction, and generating control signals; a clock selection unit for, if the instruction is the power-down instruction, outputting the second clock signal as a processor clock signal and outputting a clock change end signal in response to a control signal outputted from the decoder and, if the instruction is the power-up instruction, outputting the first clock signal as the processor clock signal in response to the outputted control signal from the decoder and a first clock wake-up end signal; and a first clock controller for, if the instruction is the power-down instruction, outputting the disable signal for disabling clock generation of the first clock generator in response to the control signal outputted from the decoder and the clock change end signal outputted from the clock selection unit and, if the instruction is the power up instruction, outputting the enable signal for enabling the clock generation of the first clock generator in response to the control signal outputted from the decoder, and outputting the first wake-up end signal after a predetermined time.

Ένα κύκλωμα παραγωγής ρολογιών επεξεργαστών και μια σχετική μέθοδος για ένα χαμηλό σχέδιο τσιπ διαποδιαμορφωτών κατανάλωσης ισχύος περιλαμβάνουν μια πρώτη γεννήτρια ρολογιών για την παραγωγή ενός πρώτου σήματος ρολογιών σε απάντηση επιτρέπουν και θέτουν εκτός λειτουργίας τα σήματα μια δεύτερη γεννήτρια ρολογιών για την παραγωγή ενός δεύτερου σήματος ρολογιών που είναι χαμηλότερο στη συχνότητα από το πρώτο σήμα ρολογιών ένας αποκωδικοποιητής για την αποκωδικοποίηση μιας εξωτερικά εισαγμένης οδηγίας για να ελέγξει εάν η εισαγμένη οδηγία είναι μια δύναμη-κάτω οδηγία ή μια δύναμη-επάνω οδηγία, και παραγωγή των σημάτων ελέγχου μια μονάδα επιλογής ρολογιών για, εάν η οδηγία είναι η δύναμη-κάτω οδηγία, poy το δεύτερο σήμα ρολογιών ως σήμα ρολογιών επεξεργαστών και poy ένα σήμα τελών αλλαγής ρολογιών σε απάντηση σε ένα σήμα ελέγχου από τον αποκωδικοποιητή και, εάν η οδηγία είναι η δύναμη-επάνω οδηγία, poy το πρώτο σήμα ρολογιών δεδομένου ότι το σήμα ρολογιών επεξεργαστών σε απάντηση το σήμα ελέγχου από τον αποκωδικοποιητή και ένα πρώτο wake-up ρολογιών σήμα τελών και ένας πρώτος ελεγκτής ρολογιών για, εάν η οδηγία είναι η δύναμη-κάτω οδηγία, θέτει εκτός λειτουργίας το σήμα για τη βλαβερή παραγωγή ρολογιών της πρώτης γεννήτριας ρολογιών σε απάντηση στο σήμα ελέγχου από τον αποκωδικοποιητή και το σήμα τελών αλλαγής ρολογιών από τη μονάδα επιλογής ρολογιών και, εάν η οδηγία είναι η δύναμη επάνω στην οδηγία, επιτρέπει το σήμα για τη διευκόλυνση της παραγωγής ρολογιών της πρώτης γεννήτριας ρολογιών σε απάντηση στο σήμα ελέγχου από τον αποκωδικοποιητή, και το πρώτο wake-up σήμα τελών μετά από έναν προκαθορισμένο χρόνο.

 
Web www.patentalert.com

< Bus system for master-slave device accesses, has multiple pseudo-delayer connected to controllers which delay and output access commands to slave devices for having longer latency periods

< User initiated microcode modification

> Method of verifying defect management area information of optical disc

> Intelligent vending system and method

~ 00155