Methods and apparatuses for signal processing

   
   

An application specific signal processor (ASSP) performs vectorized and nonvectorized operations. Nonvectorized operations may be performed using a saturated multiplication and accumulation operation. The ASSP includes a serial interface, a buffer memory, a core processor for performing digital signal processing which includes a reduced instruction set computer (RISC) processor and four signal processing units. The four signal processing units execute the digital signal processing algorithms in parallel including the execution of the saturated multiplication and accumulation operation. The ASSP is utilized in telecommunication interface devices such as a gateway. The ASSP is well suited to handling voice and data compression/decompression in telecommunication systems where a packetized network is used to transceive packetized data and voice.

Une application le processeur que spécifique de signal (ASSP) exécute vectorized et nonvectorized des opérations. Des opérations de Nonvectorized peuvent être effectuées en utilisant une opération saturée de multiplication et d'accumulation. L'ASSP inclut un interface série, une mémoire d'amortisseur, un processeur de noyau pour effectuer le traitement de signal numérique qui inclut un processeur de l'ordinateur de jeu d'instructions réduit (RISC) et quatre unités de traitement des signaux. Les quatre unités de traitement des signaux exécutent les algorithmes de traitement de signal numérique en parallèle comprenant l'exécution de l'opération saturée de multiplication et d'accumulation. L'ASSP est utilisé dans des dispositifs d'interface de télécommunication tels qu'un passage. L'ASSP est bien convenu à manipuler la voix et les données compression/decompression dans des systèmes de télécommunication où a packetized réseau sont employées à transceive packetized des données et la voix.

 
Web www.patentalert.com

< Method and apparatus for validating cross-architecture ISA emulation

< Branch predictor suitable for multi-processing microprocessor

> System, method and computer program product for an improved programmable vertex processing model with instruction set

> Interpage prologue to protect virtual address mappings

~ 00156