Transpose FIR filter architecture

   
   

A novel Finite Impulse Response ("FIR") filter (100) is provided with. A master/slave sample and hold architecture is employed. In this architecture, an input signal (V.sub.IN) is coupled to an input of a master sample and hold circuit (104). At least two slave sample and hold circuits (114, 118) connect to the master output. The slave sample and hold circuits (114, 118) operate at 1/k times the clock rate of the master sample and hold circuit (104), where k equals the number of slave sample and hold circuits (114, 118). A first multiplexer (126) multiplexes the slave outputs together. At least one tap block (129, 179, 207) is coupled to the first multiplexer (126) includes a multiplier (132, 180, 210), a summer (142, 142, 216), at least two slave sample and hold circuits (152, 154, 188, 190, 224, 226) and a second multiplexer (164, 200, 236). The slave sample and hold circuits (152, 154, 188, 190, 224, 226) run at 1/k times the clock speed of the master sample and hold circuit (126).

Ένα νέο πεπερασμένο φίλτρο απάντησης ώθησης ("το FIR") (100) παρέχεται. Μια κύρια/αρχιτεκτονική δειγμάτων και λαβής σκλάβων υιοθετείται. Σε αυτήν την αρχιτεκτονική, ένα σήμα εισαγωγής (V.sub.IN) συνδέεται με μια εισαγωγή ενός κυκλώματος κύριων δειγμάτων και λαβής (104). Τουλάχιστον κυκλώματα δειγμάτων και λαβής δύο σκλάβων (114, 118) συνδέουν με την κύρια παραγωγή. Τα κυκλώματα δειγμάτων και λαβής σκλάβων (114, 118) λειτουργούν 1/k στους χρόνους το ποσοστό ρολογιών του κυκλώματος κύριων δειγμάτων και λαβής (104), όπου το Κ είναι ίσο με τον αριθμό κυκλωμάτων δειγμάτων και λαβής σκλάβων (114, 118). Ένας πρώτος πολυδιαυλωτής (126) πολλαπλασιάζει τα αποτελέσματα σκλάβων από κοινού. Τουλάχιστον ένας φραγμός βρυσών (129 ..179, 207) συνδέονται με τον πρώτο πολυδιαυλωτή (126) περιλαμβάνουν έναν πολλαπλασιαστή (132 ..180, 210), ένα καλοκαίρι (142 κυκλώματα ..142, 216), τουλάχιστον δειγμάτων δύο σκλάβων και λαβής (152 ..154 ..188 ..190 ..224, 226) και ένας δεύτερος πολυδιαυλωτής (164 ..200, 236). Τα κυκλώματα δειγμάτων και λαβής σκλάβων (152 ..154 ..188 ..190 ..224, 226) τρεγμένος 1/k στους χρόνους την ταχύτητα ρολογιών του κυκλώματος κύριων δειγμάτων και λαβής (126).

 
Web www.patentalert.com

< Graphical user interface for building Boolean queries and viewing search results

< Semiconductor memory device and method of controlling the same

> Method and apparatus for extending a program element in a dynamically typed programming language

> Circuit and method for testing high speed data circuits

~ 00163