A plurality of memory cells corresponding to an address space larger than
2.sup.n and smaller than 2.sup.(n+1), an invalid address detecting
circuit, and an invalid signal outputting circuit are comprised. Upon
command input, the invalid address detecting circuit invalidates a command
in the case where the invalid address detecting circuit detects a fact
that an address signal supplied from exterior indicates an invalid address
space. Therefore, at the time of invalid address supply, internal circuits
are not activated and an erroneous write or erase operation can be
prevented. Since the internal circuits do not operate, power consumption
can be reduced substantially. The invalid signal outputting circuit
outputs an invalid signal by receiving the fact of invalid address signal
detection by the invalid address detecting circuit. Therefore, a system
unit mounting the semiconductor memory device can easily recognize that
the invalid address signal has been supplied to the semiconductor memory
device. As a result, a malfunctioning can be prevented and reliability of
the system unit improves.
Una pluralidad de células de memoria que corresponden a un espacio de dirección más grande que 2.sup.n y más pequeño de 2.sup.(n+1), una dirección inválida que detecta el circuito, y un circuito que hace salir de la señal inválida se abarcan. Sobre entrada del comando, la dirección inválida que detecta el circuito invalida un comando en el caso donde la dirección inválida que detecta el circuito detecta un hecho que una señal de la dirección provista de exterior indique un espacio de dirección inválido. Por lo tanto, a la hora de fuente inválida de la dirección, los circuitos internos no se activan y un erróneo escribe o borra la operación puede ser prevenido. Puesto que los circuitos internos no funcionan, el consumo de energía se puede reducir substancialmente. El circuito que hace salir de la señal inválida hace salir una señal inválida recibiendo el hecho de la detección inválida de la señal de la dirección por la dirección inválida que detecta el circuito. Por lo tanto, una unidad del sistema que monta el dispositivo de memoria de semiconductor puede reconocer fácilmente que la señal inválida de la dirección se ha provisto al dispositivo de memoria de semiconductor. Consecuentemente, el funcionar incorrectamente puede ser prevenido y la confiabilidad de la unidad del sistema mejora.