Circuit for processing charge detecting signal having FETS with commonly connected gates

   
   

A circuit for processing charge detecting signals transferred to a floating diffusion amplifier from a charge coupled device includes a first node connected to the floating diffusion amplifier; a first enhancement type FET connected in series between a first fixed-voltage supply line for supplying a first fixed voltage and an output terminal, where the first enhancement type FET has a first gate connected to the first node; and a second enhancement type FET connected in series between a second fixed-voltage supply line for supplying a second fixed voltage and the output terminal, where the second enhancement type FET has a second gate supplied with a third fixed voltage which is different in potential from the second fixed voltage.

Een kring voor verwerkingslast die signalen ontdekt die naar een drijvende verspreidingsversterker worden overgebracht van een last gekoppeld apparaat omvat een eerste knoop die met de drijvende verspreidingsversterker wordt verbonden; eerste verhogingstype FET verbond in reeks tussen een eerste fixed-voltage toevoerlijn voor het leveren van een eerste vast voltage en een outputterminal, waar eerste verhogingstype FET een eerste poort heeft die met de eerste knoop wordt verbonden; en tweede verhogingstype FET verbond in reeks tussen een tweede fixed-voltage toevoerlijn voor het leveren van een tweede vast voltage en de outputterminal, waar tweede verhogingstype FET een tweede poort heeft die van een ten derde vast voltage wordt voorzien dat in potentieel van het tweede vaste voltage verschillend is.

 
Web www.patentalert.com

< Digital camera and method for communicating digital image and at least one address image stored in the camera to a remotely located service provider

< Compositing images from multiple sources

> Method and device for mapping radiation sources

> Stereo image processing for radiography

~ 00164