A method and apparatus for correcting the timing skew of data signals in a
parallel data transmission system, such as Small Computer System Interface
(SCSI) data bus, relative to a receive clock in the data bus. The system
separately corrects the receive clock duty cycle, and also features
independent de-skewing of the rising and falling edges of a data waveform
to improve timing accuracy of transmitted signals. The method and
apparatus can be used without substantial changes to existing transmission
system protocols, and can be implemented on an all-digital integrated
circuit.
Une méthode et un appareil pour corriger le biais de synchronisation des signaux de données dans un système parallèle de transmission de données, tel que le bus de données de l'interface de système de petit ordinateur (SCSI), relativement à une horloge de réception dans le bus de données. Le système corrige séparément le coefficient d'utilisation d'horloge de réception, et comporte également le De-travers indépendant des bords de montée et en chute d'une forme d'onde de données pour améliorer l'exactitude de synchronisation des signaux transmis. La méthode et l'appareil peuvent être utilisés sans changements substantiels aux protocoles existants de système de transmission, et peuvent être mis en application sur un circuit intégré all-digital.