A software-based system for generating timing constraints for a proposed IC
design has a first input as a synthesizable description of the proposed
IC, a second input as a clock specification for the proposed IC, and a
processing unit accepting the first and second inputs, and determining
therefrom as an output, a set of timing constraints to guide
implementation of the proposed IC design.
Ein Software-gegründetes System für das Erzeugen der TIMING-Begrenzungen für ein vorgeschlagenes IS-Design hat einen ersten Eingang als synthesizable Beschreibung der vorgeschlagenen IS, einen zweiten Eingang als Taktgeberspezifikation für die vorgeschlagene IS und eine Verarbeitung Maßeinheit, welche die ersten und zweiten Eingänge annimmt und daher als Ausgang, ein Satz TIMING-Begrenzungen feststellt, Implementierung des vorgeschlagenen IS-Designs zu führen.