In one form, a computer system includes a system processor operable to
process data. The system includes a number of memory array chips coupled
to the system processor by a system bus. Such a memory array chip includes
random access memory partitioned into rows, each row having a number of
memory words. The random access memory has an internal buffer and the
buffer is operable to hold a plurality of the memory words. Such a memory
array chip includes an embedded processor and an internal bus coupling the
embedded processor to the internal buffer. The internal bus is capable of
concurrently transferring the plurality of memory words of the internal
buffer for processing by the embedded processor.
En una forma, un sistema informático incluye un procesador del sistema operable para procesar datos. El sistema incluye un número de virutas del arsenal de la memoria juntadas al procesador del sistema por un autobús del sistema. Tal viruta del arsenal de la memoria incluye la memoria de acceso al azar repartida en filas, cada fila que tiene un número de palabras de la memoria. La memoria de acceso al azar tiene un almacenador intermediario interno y el almacenador intermediario es operable llevar a cabo una pluralidad de las palabras de la memoria. Tal viruta del arsenal de la memoria incluye un procesador encajado y un autobús interno que juntan el procesador encajado al almacenador intermediario interno. El autobús interno es capaz concurrentemente de transferir la pluralidad de palabras de la memoria del almacenador intermediario interno para procesar por el procesador encajado.