For use in a set-top box, a relatively small line buffer and a frequency
control permit scaling of a video input signal and synchronization between
the input signal and a composite output signal. Image data and timing
signals derived from the video signal are applied to a video capture
engine (VCE). When scaling the input video, the VCE combines an
appropriate number of successive lines of the field being processed to
produce scaled scan line data for use by a dynamic composition engine
(DCE) in producing the composite image. A video odd timing signal is
applied to an input odd register, which is monitored by a central
processing unit (CPU). The CPU controls the values in a frequency register
and in an output odd register. The value in the frequency register
determines the frequency of an output clock. The signal from the output
clock is applied to a horizontal timing logic circuit that produces an
output horizontal sync signal. By adjusting the values in the frequency
register and in the output odd register, the CPU is able to control
synchronization of the composite image and to determine whether the scaled
video is rapidly synchronized with the input signal or is allowed to
synchronize more slowly, after a change occurs in the video source.
Preference can thus be given either to the stability of the digital signal
portion of the composite image or to the scaled video data.
Для пользы в коробке устанавливать-verxne1 части, относительно малый буфер линии и управление частоты позволяют шкалирование видео- входного сигнала и синхронизации между входным сигналом и составным выходным сигналом. Данные по изображения и приурочивая сигналы выведенные от видеосигнала приложены к видео- двигателю захвата (VCE). Вычисляя по маштабу видеоего входного сигнала, VCE совмещает соотвествующий количество последовательных линий поля будучи обрабатыванным для того чтобы произвести вычисленные по маштабу данные по линии развертки for use by динамический двигатель состава (dce) в производить составное изображение. Видео- сверхсчетный приурочивая сигнал приложен к регистру входного сигнала сверхсчетному, который проконтролирован процессор процессором (C P U). C P U контролирует значения в регистре частоты и в регистре выхода сверхсчетном. Значение в регистре частоты обусловливает частоту часов выхода. Сигнал от часов выхода приложен к горизонтальной цепи логики времени производит сигнал горизонтального sync выхода. Путем регулировать значения в регистре частоты и в регистре выхода сверхсчетном, C P U может контролировать синхронизацию составного изображения и обусловливать синхронизировано ли вычисленное по маштабу видеоий быстро с входным сигналом или позволено синхронизировать медленно, после того как изменение происходит в места передачи. Предпочтение можно таким образом дать или к стабилности части цифрового сигнала составного изображения или к вычисленным по маштабу видео- данным.