A microprocessor 10 has a processor core 20 and a debug module 30. The processor core 20 executes a user program and a monitor program for debugging a user target system 70. The debug module 30 serves as an interface with a debug tool 60, to let the processor core 20 execute the monitor program stored in the debug tool 60. The debug module 30 makes an interrupt or exception request to switch the processor core 20 from the user program to the monitor program.

Un microprocesseur 10 a un noyau 20 de processeur et un module 30 de correction. Le noyau 20 de processeur exécute un programme utilisateur et un programme de moniteur pour corriger un système de cible d'utilisateur 70. Le module 30 de correction sert une interface avec un outil 60 de correction, laissait le processeur creuser 20 exécutent le programme de moniteur stocké dans l'outil 60 de correction. Les marques du module 30 de correction une demande d'interruption ou d'exception de commuter le noyau 20 de processeur du programme utilisateur au programme de moniteur.

 
Web www.patentalert.com

< (none)

< Method for thermal overload detection and prevention for an intergrated circuit processor

> Generic fault tolerant platform

> (none)

~ 00002