An input signal voltage clamping circuit that provides asymmetrical, or unipolar, voltage clamping for an input signal terminal of a circuit. For a circuit having a positive power supply voltage relative to its ground, or reference, terminal and an input signal having positive and negative signal peaks, the input signal terminal voltage is clamped at positive and zero voltage levels. The input signal terminal voltage is clamped at a positive clamp voltage level which is intermediate to the power supply and ground potentials when the input signal voltage is greater than such positive clamp voltage. The input signal terminal voltage is clamped at a zero volt level when the input signal voltage is negative.

Un circuito di pressione di tensione del segnale in ingresso che fornisce asimmetrico, o unipolar, tensione che preme per un terminale del segnale in ingresso di un circuito. Per un circuito avere una tensione positiva del gruppo di alimentazione riguardante la relativa terra, o riferimento, terminale e un segnale in ingresso che ha segnale positivo e negativo alza, la tensione terminale del segnale in ingresso è premuta ai livelli tensioni di zero e del positive. La tensione terminale del segnale in ingresso è premuta ad un livello di tensione positivo del morsetto che è intermedio al gruppo di alimentazione ed ai potenziali di messa a terra quando la tensione del segnale in ingresso è più grande di tale tensione positiva del morsetto. La tensione terminale del segnale in ingresso è premuta ad un livello zero di volt quando la tensione del segnale in ingresso è negativa.

 
Web www.patentalert.com

< (none)

< Apparatus and method for reducing the power consumption of a microprocessor with multiple levels of caches

> Controlled slew rate driver

> (none)

~ 00013