A built-in-self-test circuit aids in testing a phase locked loop circuit. The phased locked loop has a plurality of frequency multipliers. The built-in-self-test circuit includes a frequency divider and a multiplexer. The frequency divider has a plurality of divide-by-counters. For each frequency multiplier within the plurality of frequency multipliers there is a corresponding divide-by-counter. A ratio of a multiplier for each frequency multiplier to a divider of its corresponding divide-by-counter is a constant for all frequency multipliers and corresponding divide-by-counters. When a frequency multiplier within the plurality of frequency multipliers is selected, the multiplexer selects its corresponding divide-by-counter to produce a test output clock.

Помощь цепи строить-в-собственн-ispytani4 в испытывать участок зафиксировала цепь петли. Фазированная locked петля имеет множественность множителей частоты. Цепь строить-в-собственн-ispytani4 вклюает рассекатель частоты и мультиплексор. Рассекатель частоты имеет множественность разделять-$$$-SCETCIKOV. Для каждого множителя частоты в пределах множественности множителей частоты будет соответствуя разделять-$$$-SCETCIK. Коэффициентом множителя для каждого множителя частоты к рассекателю своего соответствуя разделять-$$$-SCETCIKA будет константа для всех множителей частоты и соответствуя разделять-$$$-SCETCIKOV. Когда выбран множитель частоты в пределах множественности множителей частоты, мультиплексор выбирает свой соответствуя разделять-$$$-SCETCIK для того чтобы произвести часы выхода испытания.

 
Web www.patentalert.com

< (none)

< Method and system for translating call processing requests

> Gantry-mounted laser nozzle and method for controlling laser positioning

> (none)

~ 00016