One electrode of each storage capacitor C of the memory cells MC is connected via the associated memory transistor T to one of the bit lines BLi and another electrode is connected to one of the plate segments PLA, PLB; PLC, PLD. A control terminal of each selection transistor T is connected to one of the word lines WLi. In a normal operating mode, the potential of only one of the plate segments in each case is pulsed in the event of accesses to the memory cells MC. In a test operating mode, the potentials of both plate segments are pulsed simultaneously.

Один электрод каждого конденсатора ч хранения ячейкы памяти MC подключен через associated транзистор т памяти до одна из линий BLi бита и другой электрод подключен до один из pla этапов плиты, PLB; PLC, PLD. Стержень управления каждого транзистора т выбора подключен до одна из линий WLi слова. В нормальный работающий режим, потенциал только одного из этапов плиты в каждый случай пульсирован в случае доступа к ячейкы памяти MC. В работающий режим испытания, потенциалы обоих этапов плиты пульсированы одновременно.

 
Web www.patentalert.com

< (none)

< MNOS-type memory using single electron transistor and driving method thereof

> Single-chip audio system power reduction circuitry and methods

> (none)

~ 00019