An instruction cache memory (12) includes a clock gate circuit (26) for controlling the supply of a clock signal (CLK) to tag RAM (22). The clock gate circuit (22) supplies the clock signal (CLK) to tag RAM 22 only when there is a movement in cache line for storing a word to be read out or a branch instruction is detected in a processor (14). As a result, power consumption of the tag RAM (22) can be reduced.

Uma memória de esconderijo (12) da instrução inclui um circuito de porta (26) do pulso de disparo para controlar a fonte de um sinal do pulso de disparo (CLK) etiquetar a RAM (22). O circuito de porta (22) do pulso de disparo fornece o sinal do pulso de disparo (CLK) à RAM 22 do Tag somente quando há um movimento na linha do esconderijo para armazenar uma palavra a ser lida para fora ou uma instrução de filial está detectada em um processador (14). Em conseqüência, o consumo de potência da RAM do Tag (22) pode ser reduzido.

 
Web www.patentalert.com

< (none)

< Cationic lipid:DNA complexes for gene targeting

> Non-volatile semiconductor memory device and data programming method

> (none)

~ 00026