When it is detected that a carrier reproduction in a demodulator (6) loop
is locked and that frame synchronization cannot be established in data
from the demodulator (6), a detection signal c representing occurrence of
a pseudo locked state is output. In accordance with the detection signal
c, the timer (22) is activated to count up. When the timer (22) counts a
predetermined value, an address counter (23) is made to count up, and
correction data in accordance with an address signal is read from a
correction data memory (24). The correction data is added up with channel
selection data and is input to a programmable divider (15) where a local
oscillation frequency is subjected to fine adjustment. The address signal
remains updated until the pseudo locked state is released.
Quando è rilevato che una riproduzione dell'elemento portante in un ciclo del demodulatore (6) è locked e che la sincronizzazione della struttura non può essere stabilita nei dati dal demodulatore (6), un segnale c di rilevazione che rappresenta il caso di un locked pseudo dichiara è prodotto. In conformità con il segnale c di rilevazione, il temporizzatore (22) è attivato per contare in su. Quando il temporizzatore (22) conta un valore predeterminato, un contatore di indirizzo (23) è fatto per contare in su ed i dati di correzione in conformità con un segnale di indirizzo sono letti da una memoria di dati di correzione (24). I dati di correzione sono aggiunti in su con i dati di selezione di scanalatura e sono immessi ad un divisore programmabile (15) dove una frequenza locale di oscillazione è sottoposta a registrazione fine. Il remains del segnale di indirizzo aggiornato fino a che il locked pseudi non dichiarino è liberato.