A dynamic address mapping technique eliminates contention to memory
resources of a symmetric multiprocessor system having a plurality of
processors arrayed as a processing engine. The technique defines two
logical-to-physical address mapping modes that may be simultaneously
provided to the processors of the arrayed processing engine to thereby
present a single contiguous address space for accessing individual memory
locations, as well as memory strings, within the memory resources. These
addressing modes include a bank select mode and a stream mode.
Eine dynamische Adreßabbildung Technik beseitigt Absicht zu den Gedächtnisbetriebsmitteln eines symmetrischen Mehrprozessorsystemsystems, das eine Mehrzahl der Prozessoren hat, die als verarbeitenmaschine gekleidet werden. Die Technik definiert zwei logisch-zu-körperliche Adreßabbildung Modi, die zu den Prozessoren der gekleideten verarbeitenmaschine gleichzeitig zur Verfügung gestellt werden können, um einen einzelnen angrenzenden Adressbereich für das Zugänglich machen der einzelnen Gedächtnispositionen, sowie Gedächtniszeichenketten, innerhalb der Gedächtnisbetriebsmittel dadurch darzustellen. Diese Adressierungsarten schließen einen auserwählten Modus der Bank und einen Strommodus ein.