An RF/ID interrogator is provided for recovering a data signal from an RF/ID tag. The interrogator includes a radio having a receiver portion to receive in-phase (I) and quadrature-phase (Q) signals from the RF/ID transponder transmitted at a predetermined bit-rate, and a processor coupled to the radio for controlling operation of the radio in accordance with stored program instructions. In one embodiment, the interrogator performs over-sampling of the data signal received from the RF/ID tag in order to provide a high data recovery rate. The processor controls the over-sampling of the I and Q signals at a sampling rate higher than the transmitted bit-rate of the I and Q signals to provide plural signal samples that are stored in a buffer memory. The processor compares the relative polarity of successive ones of the plural signal samples. Based on this comparison, data bits are derived from the successive ones of the plural signal samples in correspondence with the number of the successive ones of the plural signal samples having same relative polarity. In another embodiment, the interrogator performs a selection between the I and Q signals in order to achieve optimum data recovery. The processor detects relative signal strength of the I and Q signals, and selects one of the I and Q signals for subsequent processing based on the detected relative signal strength. Data bits are then recovered from the selected one of the I and Q signals.

Un interrogatore di RF/ID è fornito per recuperare un segnale di dati da una modifica di RF/ID. L'interrogatore include una radio che ha una parte della ricevente per ricevere (i) in-phase e segnali di quadratura-fase (q) dal risponditore di RF/ID trasmesso ad un di velocità di trasferimento di bit predeterminato e un processor accoppiato alla radio per il funzionamento di controllo della radio in conformità con le istruzioni di programma memorizzate. In un incorporamento, l'interrogatore realizza il sopra-campione del segnale di dati ricevuto dalla modifica di RF/ID per fornire un alto tasso di recupero di dati. Il processor controlla il sopra-campione della I ed i segnali di Q ad un campione valutano superiore al di velocità di trasferimento di bit trasmesso dei segnali di Q e di I fornire i campioni plurali del segnale che sono immagazzinati in una memoria dell'amplificatore. Il processor confronta la polarità relativa di quelle successive dei campioni plurali del segnale. Sulla base di questo confronto, le punte di dati sono derivate da quelle successive dei campioni plurali del segnale nella corrispondenza con il numero di quei successivi dei campioni plurali del segnale che hanno stessa polarità relativa. In un altro incorporamento, l'interrogatore realizza una selezione fra i segnali di Q e di I per realizzare il recupero ottimale di dati. Il processor rileva la resistenza relativa del segnale dei segnali di Q e di I e seleziona uno dei segnali di Q e di I per l'elaborazione successiva basata sulla resistenza relativa rilevata del segnale. Le punte di dati allora sono recuperate da quella selezionata dei segnali di Q e di I.

 
Web www.patentalert.com

< Low-voltage, low-power bandgap reference circuit with bootstrap current

< Ultra-thin outline package for integrated circuit

> Method and apparatus for accessing product information using bar code data

> Data capture apparatus with handwritten data receiving component

~ 00058