A repeater insertion method is described which allows for repeater cell insertion into two or more fanout nets. Repeater cell location is determined such that at any given point, the interval capacitance between any two repeater cell nodes is no greater than a predetermined amount. Furthermore, the method allows for successful "back-annotation" into synthesis or layout software without the need to add new input/output pins to the module definition. Additionally, the method allows for repeater cell insertion using two or more sizes of repeater cells. Finally, the method described considers the "slack" of each fanout, and makes the signal delay from the source to the most critical fanout shorter than the result of usual repeater insertion methods.

Se describe un método de la inserción del repetidor que permite la inserción de la célula del repetidor en dos o más redes del fanout. La localización de la célula del repetidor se determina tales que en cualquier punto dado, la capacitancia del intervalo entre cualquier dos nodos de la célula del repetidor es no mayor que una cantidad predeterminada. Además, el método permite la "detra's-anotacio'n acertada" en software de la síntesis o de la disposición sin la necesidad de agregar los pernos nuevos de la entrada-salida a la definición del módulo. Además, el método permite la inserción de la célula del repetidor usando dos o más tamaños de las células del repetidor. Finalmente, el método descrito considera la "holgura" de cada fanout, y hace la señal retrasa de la fuente al fanout más crítico más corto que el resultado de los métodos generalmente de la inserción del repetidor.

 
Web www.patentalert.com

< (none)

< Semiconductor device

> Method of designing a semiconductor integrated circuit device in a short time

> (none)

~ 00058