A method for evaluating a circuit design for electrostatic discharge (ESD) robustness of an integrated circuit design. The design data file is evaluated based upon significant rules which predict ESD robustness for the ESD network or I/O driver network of an integrated circuit. The method is based upon the relative symmetry of the shapes which comprise the ESD or I/O driver network. Using the various rules, the respective symmetries can be determined and compared with a criteria establishing a standard of ESD robustness. The rule is applied to each level of the device, and where symmetry is found to be below the standard of ESD robustness, design failure is determined. When the symmetries are within the criteria, the design is accepted.

Μια μέθοδος για ένα σχέδιο κυκλωμάτων για την ηλεκτροστατική ευρωστία απαλλαγής (ESD) ενός σχεδίου ολοκληρωμένων κυκλωμάτων. Το αρχείο σχεδιαστικών στοιχείων αξιολογείται βασισμένος στους σημαντικούς κανόνες που προβλέπουν την ευρωστία ESD για το δίκτυο ESD ή το I/O δίκτυο οδηγών ενός ολοκληρωμένου κυκλώματος. Η μέθοδος είναι βασισμένη στη σχετική συμμετρία των μορφών που περιλαμβάνουν το ESD ή το I/O δίκτυο οδηγών. Χρησιμοποιώντας τους διάφορους κανόνες, οι αντίστοιχες συμμετρίες μπορούν να καθοριστούν και να συγκριθούν με τα κριτήρια που καθιερώνουν πρότυπα της ευρωστίας ESD. Ο κανόνας εφαρμόζεται σε κάθε επίπεδο της συσκευής, και όπου η συμμετρία βρίσκεται για να είναι κάτω από τα πρότυπα της ευρωστίας ESD, η αποτυχία σχεδίου καθορίζεται. Όταν οι συμμετρίες είναι μέσα στα κριτήρια, το σχέδιο γίνεται αποδεκτό.

 
Web www.patentalert.com

< Method for evaluating circuit design for ESD electrostatic discharge robustness

< Method for evaluating circuit design for ESD electrostatic discharge robustness

> Methods, systems and computer program products for controlling applications/preferences of a pervasive computing device

> Porting engine for testing of multi-lingual software

~ 00062