A control circuit providing a driving current to a voice coil motor to position a reading and writing head of a disk memory system is described. The circuit comprises a first and a second class AB amplifiers the outputs of which are connected to the terminals of a first resistor in series with the voice coil motor so that a current passes through the voice coil motor and through the first resistor. The circuit comprises a sense amplifier the input terminals of which are coupled with the terminals of said first resistor, a device at the input of which is present a signal which is a sum of an external signal and of an output signal of the sense amplifier. The first amplifier and the second amplifier being driven in inverted phase by an output signal produced by the device. The circuit comprises means for inserting a second resistor in series with the first resistor so that said current passes through the series of said first and said second resistors and so that said sense amplifier has the input terminals coupled with the terminals of said series of resistors.

Ein Steuerstromkreis, der einen Ansteuerungsstrom zu einem Sprachspule Motor bereitstellt, um einen Lese- und Schreibenkopf eines Plattenspeichersystems in Position zu bringen, wird beschrieben. Der Stromkreis enthält erste und eine zweite Kategorie AB Verstärker, dessen Ausgänge an die Anschlüß eines ersten Widerstandes in der Reihe mit dem Sprachspule Motor angeschlossen werden, damit ein Strom durch den Sprachspule Motor und durch den ersten Widerstand überschreitet. Der Stromkreis enthält einen Richtung Verstärker die Eingang Anschlüß, von denen mit den Anschlüssn des besagten ersten Widerstandes verbunden werden, eine Vorrichtung an dessen Eingang ein Signal anwesend ist, das eine Summe eines externen Signals und des Ausgangssignals des Richtung Verstärkers ist. Der erste Verstärker und der zweite Verstärker, die in umgekehrte Phase durch ein Ausgangssignal gefahren wurde, produzierten durch die Vorrichtung. Der Stromkreis enthält Mittel für das Einsetzen eines zweiten Widerstandes in der Reihe mit dem ersten Widerstand, damit besagter Strom durch die Reihe von besagter erster überschreitet und den besagten zweiten Widerständen und damit besagter Richtung Verstärker die Eingang Anschlüß hat, die mit den Anschlüssn der besagten Reihen Widerstände verbunden werden.

 
Web www.patentalert.com

< Semiconductor memory device

< Ferroelectric storage device

> Packet-based integrated circuit dynamic random access memory device incorporating an on-chip row register cache to reduce data access latencies

> Small signal, low power read data bus driver for integrated circuit devices incorporating memory arrays

~ 00067