A format programmable hardware packetizer (110) receives real-time raw
input data (125) from a multimedia data source (103) via an analog to
digital converter (105) and a data encoder (120) gated by encoder
interrupts (127). The real-time raw input data is buffered in an internal
byte collector of the packetizer (110). A main CPU interrupt (117) is
issued to the main processor (130) when a packet boundary code is
received. The packetizer (110) formats the data according to a desired
format selected on line (115) for dump to the main memory (140) while
providing a managed, much lower level of interrupts to the main processor
(130) on the CPU interrupt line (117). A plurality of hardware packetizers
(110) can be deployed according to alternative constructions for efficient
real time packetizing in various selected formats.
Um formato que o packetizer programável da ferragem (110) recebe os dados de entrada crus real-time (125) de uma origem dos dados de dos multimedia (103) através do o conversor a digital análogo (105) e um codificador de dados (120) bloqueado pelo codificador interrompe (127). Os dados de entrada crus real-time são protegidos em um coletor interno do byte do packetizer (110). Uma interrupção principal do processador central (117) é emitida ao processador principal (130) quando um código do limite do pacote é recebido. O packetizer (110) formata os dados de acordo com um formato desejado selecionado na linha (115) para o dump à memória principal (140) ao fornecer um nível controlado, muito mais baixo das interrupções ao processador principal (130) na linha da interrupção do processador central (117). Um plurality dos packetizers da ferragem (110) pode ser desdobrado de acordo com construções alternativas por o tempo real eficiente que packetizing em vários formatos selecionados.