A low-cost system for wireless, bi-directional transformation of electric signals over a capacitive interface between a host unit and a guest unit is provided. The system allows a high impedance in the circuitry of the guest unit to obtain a good signal transfer ability in conditions of poor dieelectric materials, poor conductivity in the contact pads and relatively large gaps between the contact pads. The capacitive interface comprises a respective first (A1; B1), second (A2; B2) and third (A3; B3) conductive area in the host and guest units (10,40). The first conductive area (A1) of the host unit is connected to a self-tuning frequency generating resonant circuit (16) in the host unit (10) for obtaining high gain of signals transmitted to the guest unit (40). The second and third conductive areas (A2, A3) of the host unit are connected to an impedance circuit (30) in the host unit for receiving signals from the guest unit. The first and second conductive areas (B1, B2) of the guest unit are further connected to an impedance circuit (44) in the guest unit for receiving signals from the host unit. In a preferred embodiment, the first and third conductive areas (B1, B3) of the guest unit are also galvanically interconnected.

Un sistema a basso costo per trasformazione senza fili e bidirezionale dei segnali elettrici sopra un'interfaccia capacitiva fra un'unità ospite e un'unità dell'ospite è fornito. Il sistema permette che un'alta impedenza nei circuiti dell'unità dell'ospite ottenga una buona abilità di trasferimento del segnale negli stati di poveri materiali dieelectric, la povera conducibilità nei rilievi del contatto e le lacune relativamente grandi fra i rilievi del contatto. L'interfaccia capacitiva contiene un primo rispettivo (A1; B1), secondo (A2; B2) e terzo (A3; ) zona conduttiva B3 nelle unità dell'ospite ed ospite (10,40). La prima zona conduttiva (A1) dell'unità ospite è collegata ad una frequenza autoregolatrice che genera il circuito sonoro (16) nell'unità ospite (10) per ottenere l'alto guadagno dei segnali trasmessi all'unità dell'ospite (40). Le seconde e terze zone conduttive (A2, A3) dell'unità ospite sono collegate ad un circuito di impedenza (30) nell'unità ospite per la ricezione dei segnali dall'unità dell'ospite. Le prime e seconde zone conduttive (B1, B2) dell'unità dell'ospite più ulteriormente sono collegate ad un circuito di impedenza (44) nell'unità dell'ospite per la ricezione dei segnali dall'unità ospite. In un metodo di realizzazione preferito, le prime e terze zone conduttive (B1, B3) dell'unità dell'ospite inoltre galvanico sono collegate.

 
Web www.patentalert.com

< Transistor level circuit simulator using hierarchical data

< Method and system for predictive layout generation for inductors with reduced design cycle

> Methods and apparatus for reducing decoder area

> Memory circuit regulation system and method

~ 00083