There is provided a method and device of minimizing the number of LDRQ
signal pin of a LPC host. At least one of LPC devices requiring to
perform DMA transmission or bus master request includes a LDRQ controller
serving as a LDRQ control device. The LDRQ control device is connected
with a plurality of LPC devices, wherein the LDRQ controller includes a
decoding circuit for decoding LDRQ signals into DRQ signals, the DRQ
signals are arbitrated by a DRQ control circuit to resolve their
priorities, and the DRQ signal having the highest priority is transferred
to an encoding circuit to be translated into a LDRQ signal. This LDRQ
signal is transferred to either the LDRQ control device of next stage or
LDRQ pin of LPC host so that only a single LPC pin is required by LPC
host, and thereby the number of LDRQ signal pin of LPC host can be
minimized and its manufacturing cost can be lowered.
Wird einer Methode und einer Vorrichtung der Minderung der Zahl des LDRQ Signalstiftes eines LPC Wirtes zur Verfügung gestellt. Eine mindestens von den LPC Vorrichtungen, die erfordern, um DMA Getriebe oder Bushauptantrag durchzuführen, schließt eine LDRQ Steuerpultumhüllung wie eine LDRQ Steuervorrichtung mit ein. Die LDRQ Steuervorrichtung wird mit einer Mehrzahl der LPC Vorrichtungen, worin der LDRQ Steuerpult einen Decodierung Stromkreis für die Decodierung der LDRQ Signale in DRQ Signale einschließt, die DRQ Signale werden vermittelt durch einen DRQ Steuerstromkreis, um ihre Prioritäten zu beheben angeschlossen, und das DRQ Signal, welches die höchste Priorität hat, wird auf einen kodierenin ein LDRQ Signal zu übersetzenden stromkreis gebracht. Dieses LDRQ Signal wird entweder auf die LDRQ Steuervorrichtung des folgenden Stadiums oder LDRQ Stift des LPC Wirtes gebracht, damit nur ein einzelner LPC Stift durch LPC Wirt angefordert wird, und dadurch kann die Zahl des LDRQ Signalstiftes des LPC Wirtes herabgesetzt werden und seine Herstellung Kosten können gesenkt werden.