A bridge for connecting a DSP to an ASIC on-chip bus as a master on the
bus. The bridge includes a DSP instruction unit master interface and a DSP
data unit master interface to convert DSP instruction unit and data unit
external signals into bus protocol signals. An arbiter is provided to
receive the signals from the two DSP interfaces and selectively pass the
signals to a generic bus master which couples the signals to the on-chip
bus. A synchronization unit is provided to insure alignment of positive
clock transitions between the different clock frequencies of the ASIC and
the DSP and to buffer signals as needed. The generic bus master couples
signals from the arbiter and the synchronization unit to the ASIC bus in
full compliance with the bus protocol.
Eine Brücke für das Anschließen eines DSP an einen ASIC Aufspan Bus als Meister auf dem Bus. Die Brücke schließt eine DSP Anweisung Maßeinheit Hauptschnittstelle und eine DSP Dateneinheithauptschnittstelle ein, um DSP Anweisung Maßeinheit und der Dateneinheit externe Signale in Busprotokollsignale umzuwandeln. Ein Schiedsrichter wird zur Verfügung gestellt, um die Signale von den zwei DSP Schnittstellen zu empfangen und die Signale zu einem generischen Busmeister selektiv zu führen, der die Signale zum Aufspan Bus verbindet. Eine Synchrounisierung Maßeinheit wird, um Ausrichtung der positiven Taktgeberübergänge zwischen den unterschiedlichen Taktfrequenzen des ASIC und dem DSP zu versichern zur Verfügung gestellt und Signale abzudämpfen, wie gebraucht. Der generische Busmeister verbindet Signale vom Schiedsrichter und von der Synchrounisierung Maßeinheit zum ASIC Bus in der vollen Befolgung des Busprotokolls.