A DAC whose area is held down and a semiconductor device using the DAC are
fabricated. A D/A conversion circuit is disclosed, including n resistors
A.sub.0, A.sub.1, . . . A.sub.n-1, n resistors B.sub.0, B.sub.1, . . . ,
B.sub.n-1, two power-supply voltage lines, a power-supply voltage line L
and a power-supply voltage line H, maintained at potentials different from
each other, n switches SWa.sub.0, SWa.sub.1, . . . , SWa.sub.n-1, n
switches SWb.sub.0, SWb.sub.1, . . . , SWb.sub.n-1, and an output line,
wherein, by n-bit digital signals inputted from the outside, said n
switches SWa.sub.0, SWa.sub.1, . . . , SWa.sub.n-1 and said n switches
SWb.sub.0, SWb.sub.1, . . . , SWb.sub.n-1 are controlled, and, from the
output line, an analog gradation voltage signal is outputted.
Ein DAC dessen Bereich niedergehalten wird und ein Halbleiterelement, welches das DAC verwendet, werden fabriziert. Ein D/A Umwandlung Stromkreis wird, einschließlich n Widerstände A.sub.0, A.sub.1 freigegeben. . . A.sub.n-1, n Widerstände B.sub.0, B.sub.1. . . , Energie-liefern B.sub.n-1, zwei die Spannung Linien, Energie-liefern Spannung Linie L und Energie-liefern Sie die Spannung Linie H, beibehalten an den Potentialen, die zu einander unterschiedlich sind, die n Schalter SWa.sub.0, SWa.sub.1. . . , schaltet SWa.sub.n-1, n SWb.sub.0, SWb.sub.1. . . , SWb.sub.n-1 und eine Ertragskurve, worin, durch Nspitze die digitalen Signale, die von der Außenseite geeingeben wurden, n Schalter SWa.sub.0 sagte, SWa.sub.1. . . , SWa.sub.n-1 und besagte n Schalter SWb.sub.0, SWb.sub.1. . . , sind SWb.sub.n-1 kontrolliert und, von der Ertragskurve, ist ein analoges Abstufungspannung Signal outputted.