Correction system and method of successive approximation A/D converter

   
   

The present invention provides a correction system and method for a Successive Approximation A/D Converter (SA-ADC) of the prior art. The operation method of the correction system is described in the following: (1) Using the SA-ADC of the prior art to convert an analog signal to a digital data. The digital data is a series of logic numbers. (2) Detecting the last number of the digital data is logic number [0] or logic number [1]. (3-1) When the last number is logic number [1], proceeding the digital data and logic number [1] with an addition operation to generate a first detection digital data. Converting the first detection digital data to a first detection signal for comparing with the analog signal. If the analog signal is higher than the first detection signal, then replacing the digital data by the first detection digital data. If the analog signal is lower than the first detection signal, then outputting the digital data without correcting. (3-2) When the last number is logic number [0], using the digital data to detect directly. Converting the digital data to a second detection signal for comparing with the analog signal. If the analog signal is higher than the second detection signal, then outputting the digital data without correcting. If the analog signal is lower than the first detection signal, then proceeding the digital data and logic number [1] with a subtraction operation to generate a second detection digital data to replace the digital data.

La presente invenzione fornisce un sistema e un metodo di correzione per un convertitore ANALOGICO-DIGITALE di approssimazione successiva (SA-ADC) dell'arte anteriore. Il metodo di funzionamento del sistema di correzione è descritto in quanto segue: (1) usando il SA-ADC dell'arte anteriore per convertire un segnale di analogico in dati digitali. I dati digitali sono una serie di numeri di logica. (2) rilevare l'ultimo numero dei dati digitali è numero di logica [ 0 ] o logica il numero [ 1 ]. (3-1) Quando l'ultimo numero è numero di logica [ 1 ], continuando il numero digitale di logica e di dati [ 1 ] con un funzionamento dell'aggiunta per generare i dati digitali di prima rilevazione. Convertendo la prima rilevazione i dati digitali in prima rilevazione segnalano per paragonare al segnale di analogico. Se il segnale di analogico è superiore al primo segnale di rilevazione, allora sostituente i dati digitali dai dati digitali di prima rilevazione. Se il segnale di analogico è più basso del primo segnale di rilevazione, allora producente i dati digitali senza correggere. (3-2) Quando l'ultimo numero è numero di logica [ 0 ], usando i dati digitali per rilevare direttamente. Convertendosi i dati digitali in seconda rilevazione segnalano per paragonare al segnale di analogico. Se il segnale di analogico è superiore al secondo segnale di rilevazione, allora producente i dati digitali senza correggere. Se il segnale di analogico è più basso del primo segnale di rilevazione, allora continuando il numero digitale di logica e di dati [ 1 ] con un funzionamento di sottrazione generare i dati digitali di seconda rilevazione per sostituire i dati digitali.

 
Web www.patentalert.com

< A/D conversion circuit and solid imaging device

< Multi-channel A/D converter and system using the same

> Fast bandgap reference circuit for use in a low power supply A/D booster

> Pipeline ADC digital dithering for increased digital calibration resolution

~ 00110