An apparatus and method for generating a cyclic redundancy code with
multiple cyclic redundancy code circuits are disclosed. High throughput
data protocols can work more robustly if accompanied by high throughput
error checking to verify the integrity of the communicated data. One
approach of improving the performance of cyclic redundancy code generation
hardware that can save money and development time is to combine multiple
cyclic redundancy code circuits to perform the error checking. Data
received is processed across the multiple cyclic redundancy code circuits.
Future cyclic redundancy code circuits can also be combined according to
this approach.
Un materiale e un metodo per la generazione del codice ciclico di sovrabbondanza con i circuiti ciclici multipli di codice di sovrabbondanza sono rilevati. Gli alti protocolli di dati di rendimento possono funzionare più robusto se accompagnato dall'alta verifica degli errori di rendimento per verificare l'integrità dei dati comunicati. Un metodo di migliorare le prestazioni della generazione che ciclica di codice di sovrabbondanza i fissaggi che possono salvare i soldi ed il tempo di sviluppo devono per unire il codice ciclico multiplo di sovrabbondanza gira intorno a per effettuare la verifica degli errori. I dati ricevuti sono proceduti attraverso i circuiti ciclici multipli di codice di sovrabbondanza. I circuiti ciclici futuri di codice di sovrabbondanza possono anche essere uniti secondo questo metodo.