An input interface circuit is provided. The circuit includes an input
transistor for receiving a digital input signal, a circuit for generating
a reference value, and an integrating capacitor connected in series to a
pair of current conducting electrodes of the input transistor for
integrating the input signal. A logic level of the input signal is
discriminated by comparing an integration of the input signal with the
reference value. To provide a testing function, a test transistor is
connected to a junction between the pair of current conducting electrodes
of the input transistor and the integrating capacitor so that a current
driving capability may be determined. Additionally, a discharge path
circuit for controllably discharging the integrating capacitor is
connected to the junction between the input transistor and the integrating
capacitor.
Цепь поверхности стыка входного сигнала обеспечена. Цепь вклюает транзистор входного сигнала для получать цифровой входной сигнал, цепь для производить значение справки, и интегрируя конденсатор подключенный в серию к паре в настоящее время дирижируя электродов транзистора входного сигнала для интегрировать входной сигнал. Уровень логики входного сигнала различен путем сравнивать внедрение входного сигнала с значением справки. Для того чтобы обеспечить испытывая функцию, транзистор испытания подключен к соединению между парой в настоящее время дирижируя электродов транзистора входного сигнала и интегрируя конденсатором так, что в настоящее время управляя возможность будет мочь быть обусловлена. Дополнительно, цепь курса разрядки для controllably разряжать интегрируя конденсатор соединена к соединению между транзистором входного сигнала и интегрируя конденсатором.