A method of reducing power leakage consumption in a processor by shutting
off power to the cache memory when the processor is idle. The contents of
the cache memory are written to a low leakage memory such as SDRAM or main
memory. The power to the cache memory is then cut off and remains off
until the occurrence of a system event. While power to the cache memory
remains off, the cache memory interface is left operational so that the
portion of the cache memory image stored in other memory is marked invalid
if the corresponding data in main memory has been modified.
Upon the occurrence of the system event the cache memory contents are
automatically restored to the cache memory within a specified time.
Μια μέθοδος την κατανάλωση διαρροής δύναμης σε έναν επεξεργαστή με τον αποκλεισμό της δύναμης στη μνήμη κρύπτης όταν ο επεξεργαστής είναι μη απασχόλησης. Το περιεχόμενο της μνήμης κρύπτης γράφεται σε μια χαμηλή μνήμη διαρροής όπως SDRAM ή την κύρια μνήμη. Η δύναμη στη μνήμη κρύπτης κόβεται έπειτα και παραμένει μακριά μέχρι το περιστατικό ενός γεγονότος συστημάτων. Ενώ η δύναμη στη μνήμη κρύπτης παραμένει μακριά, η διεπαφή μνήμης κρύπτης αφήνεται λειτουργική έτσι ώστε η μερίδα της εικόνας μνήμης κρύπτης που αποθηκεύεται σε άλλη μνήμη είναι χαρακτηρισμένη άκυρη εάν το αντίστοιχο στοιχείο στην κύρια μνήμη έχει τροποποιηθεί. Επάνω στο περιστατικό του γεγονότος συστημάτων το περιεχόμενο μνήμης κρύπτης αποκαθίσταται αυτόματα στη μνήμη κρύπτης μέσα σε έναν καθορισμένο χρόνο.