A semiconductor integrated circuit device includes a differential output
driver circuit arranged at each I/O portion, and a delay element. The
differential output driver circuit receives a pair of differential signals
generated by a circuit on the input stage. An output signal from the
differential output driver circuit is transmitted through the first and
second signal lines. Each of the first and second signal lines includes a
global interconnection, bump, and transmission line. The delay element is
inserted in at least one of the first and second signal lines. The delay
element delays signals passing through the signal lines so as to make the
delays of the signals substantially equal to each other, compensating for
the signal delay time generated by the line length difference.
Un dispositif de circuit intégré de semi-conducteur inclut un circuit de conducteur de rendement différentiel disposé à chaque partie d'I/O, et un élément de retarder. Le circuit de conducteur de rendement différentiel reçoit une paire de signaux différentiels produits par un circuit sur l'étape d'entrée. Un signal de sortie du circuit de conducteur de rendement différentiel est transmis par les premières et deuxièmes lignes. Chacune des premières et deuxièmes lignes inclut une interconnexion, une bosse, et une ligne globales de transmission. L'élément de retarder est inséré dans au moins une des premières et deuxièmes lignes. L'élément de retarder retarde des signaux passant par les lignes afin de faire retarde des signaux essentiellement égaux entre eux, en compensant le signal retardiez le temps produit par la ligne différence de longueur.