The invention includes an adjustable offset differential amplifier. The
adjustable offset differential amplifier includes a first differential
transistor receiving a first differential input, and a second differential
transistor receiving a second differential input. A differential amplifier
output includes an amplitude proportional to a difference between the
first differential input and the second differential input. The first
differential transistor includes a plurality of sub first differential
transistors. Each sub first differential transistor includes an adjustable
back gate bias. Control circuitry can be connected to the adjustable back
gate bias of each of the sub first differential transistors for reducing
offset errors of the differential amplifier output.
L'invention inclut un amplificateur différentiel excentré réglable. L'amplificateur différentiel excentré réglable inclut un premier transistor différentiel recevant une première entrée différentielle, et un deuxième transistor différentiel recevant une deuxième entrée différentielle. Un résultat d'amplificateur différentiel inclut une amplitude proportionnelle à une différence entre la première entrée différentielle et la deuxième entrée différentielle. Le premier transistor différentiel inclut une pluralité des premiers transistors différentiels de sous-marin. Chaque premier transistor différentiel secondaire inclut une polarisation arrière réglable de porte. Des circuits de commande peuvent être reliés à la polarisation arrière réglable de porte de chacun des premiers transistors différentiels secondaires pour réduire des erreurs excentrées du rendement d'amplificateur différentiel.