The present invention provides an image processing circuit for use in an
electrooptic device having a plurality of scanning lines, a plurality of
data lines, switching elements which are respectively disposed in
correspondence with intersections between the scanning lines and the data
lines, and pixel electrodes which are electrically coupled to the
corresponding switching elements. The image processing circuit includes a
delay circuit that delays externally supplied image data by a unit time so
as to output delayed image data, first correction-data generation circuit
that generates correction data on the basis of data which has been
obtained by averaging a difference between the image data and the delayed
image data every unit time, second correction-data generation circuit that
generates second correction data on the basis of data which has been
obtained by averaging a difference between the image data and
predetermined reference data every unit time, correction circuit that
generates corrected image data by correcting the delayed image data on the
basis of the first correction data and the second correction data, and a
phase expansion circuit which divides the corrected image data into a
plurality of phase-expanded video signals and which feeds the
phase-expanded video signals to the plurality of data lines. Thus, block
ghosting can be cancelled in a case where an image is displayed by
successively selecting blocks in each of which a plurality of data lines
are collected.
La presente invenzione fornisce un circuito di elaborazione di immagini per uso in un dispositivo elettroottico che ha una pluralità di linee di scansione, una pluralità di linee di dati, gli elementi di commutazione che sono disposti di rispettivamente nella corrispondenza con le intersezioni fra le linee di scansione e le linee di dati e gli elettrodi del pixel che sono accoppiati elettricamente agli elementi corrispondenti di commutazione. Il circuito di elaborazione di immagini include fa ritardare il circuito che fa ritardare i dati esternamente assicurati di immagine entro un tempo dell'unità in modo da produrre i dati in ritardo di immagine, primo circuito della generazione di correzione-dati che genera i dati di correzione in base ai dati che sono stati ottenuti avendo una media di una differenza fra i dati di immagine ed i dati in ritardo di immagine ogni tempo dell'unità, secondo circuito della generazione di correzione-dati che genera i secondi dati di correzione in base ai dati che sono stati ottenuti avendo una media di una differenza fra i dati di immagine ed i dati predeterminati di riferimento ogni tempo dell'unità, circuito di correzione che genera i dati corretti di immagine correggendo i dati in ritardo di immagine in base ai primi dati di correzione ed ai secondi dati di correzione, e un circuito di espansione di fase che divide i dati corretti di immagine in una pluralità di video segnali fase-espansi e che introduce i video segnali fase-espansi alla pluralità di linee di dati. Quindi, la formazione immagine residua del blocco può essere annullata in un caso dove un'immagine è visualizzata successivamente selezionando i blocchi in ciascuno di cui una pluralità di linee di dati sia raccolta.