Frequency difference detector with hysteresis

   
   

A scheme (e.g., one or more methods, circuits and/or architectures) for detecting the difference in frequencies between two periodic (e.g., clock) signals and/or for reliably assuring the frequency of an oscillating circuit (e.g., a voltage controlled oscillator [VCO], a phase locked loop [PLL] containing a VCO, etc.). The present invention is particularly useful for clock recovery in data communications devices and more particularly in asynchronous transfer mode (ATM) devices, such as SONET/SDH transmitters, receivers and/or transceivers.

Uno schema (per esempio, una o più metodi, circuiti e/o architetture) per la rilevazione della differenza nelle frequenze fra due (segnali periodici per esempio, dell'orologio) e/o per attendibilmente assicurare la frequenza di un circuito oscillante (per esempio, una tensione ha controllato l'oscillatore [ VCO ], un ciclo bloccato fase [ PLL ] che contengono un VCO, ecc.). La presente invenzione è particolarmente utile per il recupero di orologio in dispositivi di comunicazioni di dati e più specialmente nei dispositivi di Asynchronous Transfer Mode (atmosfera), quali i trasmettitori di SONET/SDH, in riceventi e/o in ricetrasmettitori.

 
Web www.patentalert.com

< Language-driven interface for an automated testing framework

< Data bit-to-clock alignment circuit with first bit capture capability

> Plug and play reconfigurable USB interface for industrial fieldbus network access

> Method of adjusting an AV and/or PV delay to improve hemodynamics and corresponding implantable stimulation device

~ 00153