The present invention provide a vertical nano-sized transistor using carbon
nanotubes capable of achieving high-density integration, that is, tera-bit
scale integration, and a manufacturing method thereof, wherein in the
vertical nano-sized transistor using carbon nanotubes, holes having
diameters of several nanometers are formed in an insulating layer and are
spaced at intervals of several nanometers. Carbon nanotubes are vertically
aligned in the nano-sized holes by chemical vapor deposition,
electrophoresis or mechanical compression to be used as channels. A gate
is formed in the vicinity of the carbon nanotubes using an ordinary
semiconductor manufacturing method, and then a source and a drain are
formed at lower and upper parts of each of the carbon nanotubes thereby
fabricating the vertical nano-sized transistor having an electrically
switching characteristic.
Die anwesende Erfindung liefern einen vertikalen nano-sortierten Transistor mit den Carbon nanotubes, die zum Erzielen der mit hoher Dichte Integration d.h. Teraspitze Skalaintegration fähig sind, und eine Produktionsmethode davon, worin im vertikalen nano-sortierten Transistor mit Carbon nanotubes, die Bohrungen, die Durchmesser einiger Nanometer haben, in einer Isolierschicht gebildet werden und in Abständen einiger Nanometer gesperrt werden. Carbon nanotubes werden vertikal in den nano-sortierten Bohrungen durch die als Führungen verwendet zu werden Absetzung des chemischen Dampfes, Elektrophorese ausgerichtet oder mechanische Kompression. Ein Gatter wird in der Nähe der Carbon nanotubes mit einer gewöhnlichen Halbleiterproduktionsmethode gebildet, und dann werden eine Quelle und ein Abfluß an den untereren und oberen Teilen von jedem der Carbon nanotubes gebildet, die dadurch den vertikalen nano-sortierten Transistor fabrizieren, der eine elektrisch zugeschaltete Eigenschaft hat.