An arithmetic circuit, which is retained by each pixel in a conventional
image sensor, is shared by each column. Signal processing circuits of
different configurations are provided on signal transmission paths in an
upward direction and a downward direction of a vertical signal line for
extracting an image signal from each pixel, whereby image output
processing and arithmetic processing are performed completely separately
by the different circuit blocks. Thus, image quality of an actual image is
improved and optimum design for arithmetic processing is made possible.
Specifically, an I-V converter circuit unit, a CDS circuit unit and the
like are provided on the image output side. A current mirror circuit unit,
an analog memory array unit, a comparator unit, a bias circuit unit, a
data latch unit, an output data bus unit and the like are provided on the
arithmetic processing side.
Een rekenkundige kring, die door elk pixel in een conventionele beeldsensor wordt behouden, wordt gedeeld door elke kolom. De de verwerkingskringen van het signaal van verschillende configuraties worden verstrekt op de wegen van de signaaltransmissie in een stijgende richting en een benedenwaartse richting van een verticale signaallijn voor het halen van een beeldsignaal uit elk pixel, waardoor de verwerking van de beeldoutput en de rekenkundige verwerking volledig afzonderlijk door de verschillende kringsblokken worden uitgevoerd. Aldus, is de beeldkwaliteit van een daadwerkelijk beeld beter en het optimale ontwerp voor rekenkundige verwerking wordt gemaakt mogelijk. Specifiek, worden een IV eenheid van de convertorkring, een CDS kringseenheid en dergelijke verstrekt aan de kant van de beeldoutput. Een huidige eenheid van de spiegelkring, een analoge eenheid van de geheugenserie, een comparateurseenheid, een bias kringseenheid, een eenheid van de gegevensklink, een de buseenheid en dergelijke worden van outputgegevens verstrekt aan de rekenkundige verwerkingskant.