A data processing system, wherein a data flow processor (DFP) integrated
circuit chip is provided which comprises a plurality of orthogonally
arranged homogeneously structured cells, each cell having a plurality of
logically same and structurally identically arranged modules. The cells
are combined and facultatively grouped using lines and columns and
connected to the input/output ports of the DFP. A compiler programs and
configures the cells, each by itself and facultatively-grouped, such that
random logic functions and/or linkages among the cells can be realized.
The manipulation of the DFP configuration is performed during DFP
operation such that modification of function parts (MACROs) of the DFP can
take place without requiring other function parts to be deactivated or
being impaired.
Ένα σύστημα επεξεργασίας δεδομένων, όπου ένα τσιπ ολοκληρωμένων κυκλωμάτων επεξεργαστών ροής στοιχείων (DFP) παρέχεται που περιλαμβάνει μια πολλαπλότητα των ορθογώνια τακτοποιημένων ομοιογενώς δομημένων κυττάρων, κάθε κύτταρο που έχει μια πολλαπλότητα λογικά του ίδιου πράγματος και δομικά των όμοια τακτοποιημένων ενοτήτων. Τα κύτταρα συνδυάζονται και facultatively ομαδοποιημένος χρησιμοποιώντας τις γραμμές και τις στήλες και συνδέονται με τους λιμένες εισαγωγής/παραγωγής του DFP. Τα προγράμματα μεταγλωττιστών και διαμορφώνουν τα κύτταρα, κάθε ένα από το και φαθuλτατηβελυ-ομαδοποιημένος, έτσι ώστε οι τυχαίοι λειτουργίες ή/και οι σύνδεσμοι λογικής μεταξύ των κυττάρων μπορούν να πραγματοποιηθούν. Ο χειρισμός της διαμόρφωσης DFP εκτελείται κατά τη διάρκεια της λειτουργίας DFP έτσι ώστε η τροποποίηση των μερών λειτουργίας (MACROs) του DFP μπορεί να πραγματοποιηθεί χωρίς απαίτηση άλλων μερών λειτουργίας για να απενεργοποιηθεί ή εξασθενιμένος.