A method for reducing the coupling noise in a Content Addressable Memory (CAM), the CAM having a first bitline pair and a second bitline pair, both pairs aligned along a first axis; a first memory cell connected to the first bitline pair and a second memory cell to the second bitline pair; having a first match line and a first word line aligned along a second axis, the first match line and the first word line connecting the first and the second memory cells defining a first row in a first column; having a second row adjacent the first row, the second row comprising a third cell and a fourth cell, the third and fourth cells connecting the first and second bitline pairs and a second word line and a second match line, the method comprising arranging the first memory cell in a first orientation and the second memory cell in a second orientation, wherein the second orientation being a first axis mirror image to the first orientation; segmenting the first and second bitline pairs between the first row and the second row; adding a first twisting structure to the first bitline pair and a second twisting structure to the second bitline pair; arranging the third cell in a third orientation, the third orientation being rotated 180 degrees with respect to the first orientation; and arranging the fourth cell in a fourth orientation, the fourth orientation being rotated 180 degrees with respect to the second orientation.

Метод для уменьшения шума соединения в содержимой addressable памяти (КУЛАЧКЕ), КУЛАЧКЕ имея первую пару bitline и вторую пару bitline, обе пары выровнял вдоль первой оси; первый ячейкы памяти соединился к первой паре bitline и второму ячейкы памяти к второй паре bitline; имеющ первую линию спички и первую линию слова выровнянные вдоль второй оси, первую линию спички и первую линию слова соединяя первое и вторые ячейкы памяти определяя первый рядок в первой колонке; имеющ второй рядок смежный первый рядок, второй рядок состоя из третьей клетки и четвертой клетки, третьи и четвертые клетки соединяя первые и вторые пары bitline и вторую линию слова и вторую линию спички, метод состоя из аранжирующ первый ячейкы памяти в первой ориентации и второй ячейкы памяти в второй ориентации, при котором вторая ориентация первым изображением зеркала оси к первой ориентации; делить на сегменты первое и второе bitline спаривает между первым рядком и вторым рядком; добавляющ первую переплетая структуру к первому bitline спарите и вторая переплетая структура к второй паре bitline; аранжирующ третью клетку в третей ориентации, третья ориентация будучи вращанной 180 градусов по отношению к первой ориентации; и аранжирующ четвертую клетку в четвертой ориентации, четвертая ориентация будучи вращанной 180 градусов по отношению к второй ориентации.

 
Web www.patentalert.com

< Phase-shifted data acquisition system and method

< Accurate and realistic corner characterization of standard cells

> Semiconductor memory device

> Method for minimizing clock skew for an integrated circuit

~ 00070