A received frame is provided to a first decoder and a first time reverse unit. The first decoder decodes the provided frame and outputs the decoded frame. The first time reverse unit reverses bits of the provided frame in time direction and outputs the time reversed frame. The time reversed frame is provided to a second decoder. The second decoder decodes the time reversed frame. This decoded frame is then provided to a second time reverse unit. The second time reverse unit reverses bits of the decoded frame in time direction and outputs the frame. The frame is outputted from the first decoder is compared with the frame is outputted from the second time reverse unit by comparator. If any difference exist between the two frames then the received frame is judged as unreliable.

Um frame recebido é fornecido a um primeiro decodificador e a uma unidade reversa da primeira vez. O primeiro decodificador descodifica o frame fornecido e outputs o frame descodificado. Os bocados a primeira vez reversos dos reversos da unidade do frame fornecido a tempo sentido e saídas o tempo inverteram o frame. O frame invertido tempo é fornecido a um segundo decodificador. O segundo decodificador descodifica o frame invertido tempo. Este frame descodificado é fornecido então a uma unidade reversa da segunda vez. A segunda vez a unidade reversa inverte bocados do frame descodificado a tempo sentido e outputs o frame. O frame é outputted do primeiro decodificador é comparado com o frame é outputted da unidade a segunda vez reversa pelo comparador. Se qualquer diferença existir entre os dois frames então o frame recebido está julgado como unreliable.

 
Web www.patentalert.com

< Flexible phase-locked loop system to indicate synchronization using difference between internal and external clock signals

< Methods and circuitry for built-in self-testing of content addressable memories

> Multiple processing system

> Multi-processor JAVA subsystem

~ 00088