The present invention provides a comprehensive design environment defining
a system architecture and methodology that may integrate interconnects,
cores, ePLC, re-configurable processors and software into a manageable and
predictable system designs that achieve on-time system IC design results
meeting desired specifications and budgets. For example, an interscalable
interconnect maybe provided that is scalable and isochronous capable.
Additionally, an abstract language may be provided to be able to describe
interconnecting core functions. Further, a self-programmable chip may be
provided that, upon receiving a construct, it could program itself to
achieve the desired functionality, such as through the use of on-chip
knowledge and the like.
Η παρούσα εφεύρεση παρέχει ένα περιεκτικό περιβάλλον σχεδίου καθορίζοντας μια αρχιτεκτονική συστημάτων και η μεθοδολογία που μπορεί να ενσωματώσει διασυνδέει, αφαιρεί τον πυρήνα, ePLC, re-configurable επεξεργαστές και λογισμικό σχέδια στα εύχρηστα και προβλέψιμα συστημάτων που επιτυγχάνουν τις έγκαιρους συνεδρίαση προδιαγραφές και τους προϋπολογισμούς αποτελεσμάτων σχεδίου ολοκληρωμένου κυκλώματος συστημάτων επιθυμητούς. Παραδείγματος χάριν, μια interscalable διασύνδεση ίσως παρείχε που είναι εξελικτική και ισόχρονη ικανή. Επιπλέον, μια αφηρημένη γλώσσα μπορεί να παρασχεθεί για να είναι σε θέση να περιγράψει τις διασυνδέοντας λειτουργίες πυρήνων. Περαιτέρω, ένα μόνος-προγραμματίσημο τσιπ μπορεί να παρασχεθεί που, επάνω στη λήψη ενός κατασκευάσματος, θα μπορούσε να προγραμματίσει ο ίδιος για να επιτύχει την επιθυμητή λειτουργία, όπως μέσω της χρήσης της γνώσης και των ομοίων-ΤΣΙΠ.