An electrical circuit generates both a differential data signal and a
"squelch," or "out-of-band," state over a differential signal pair by
employing common-mode logic (CML) technology. In one embodiment of the
invention, a CML buffer having true and complementary (inverted) data
outputs drive the differential data signal onto the positive (`p`) and
negative (`n`) signal lines of the differential pair. To implement the
squelch state, the true and complementary outputs of a two-input CML
multiplexer are coupled with the corresponding outputs of the buffer. The
data inputs of the multiplexer are driven by the data input signal driving
the buffer, as well as the logical inversion of the data input signal. A
squelch state signal then drives an input selector of the multiplexer to
impress the squelch state over the differential signal pair when active.
Un circuito elettrico genera sia un segnale differenziale di dati che "uno squelch," o "fuori banda," dichiara sopra un accoppiamento differenziale del segnale impiegando la tecnologia di logica di comune-modo (CML). In un metodo di realizzazione dell'invenzione, un amplificatore di CML che ha emissioni dei dati (invertiti) allineare e complementari guida il segnale differenziale di dati sui segnali positivi (`p`) e negativi (del `n`) dell'accoppiamento differenziale. Per effettuare lo squelch dichiari, l'allineare e le uscite complementari di un multiplexor dell'due-input CML sono accoppiate con le uscite corrispondenti dell'amplificatore. Le immissioni dei dati del multiplexor sono guidate dal segnale dell'immissione dei dati che guida l'amplificatore, come pure l'inversione logica del segnale dell'immissione dei dati. Uno squelch dichiara il segnale allora guida un selettore dell'input del multiplexor per impressionare lo squelch dichiara sopra l'accoppiamento differenziale del segnale una volta attivo.